

# Betriebssysteme (BS)

## VL 4 – Unterbrechungen, Software

Daniel Lohmann

Lehrstuhl für Informatik 4  
Verteilte Systeme und Betriebssysteme

Friedrich-Alexander-Universität  
Erlangen Nürnberg

WS 16 – 10. November 2016

[https://www4.cs.fau.de/Lehre/WS16/V\\_BS](https://www4.cs.fau.de/Lehre/WS16/V_BS)



### Agenda

Einordnung

Begriffe und Grundannahmen

Interrupt, Exception, Trap  
Grundannahmen

Einordnung

Flüchtige und nichtflüchtige Register

Zustandsänderung

Beispiele  
Problemanalyse

Zusammenfassung



dl Betriebssysteme (VL 4 | WS16)

4 Unterbrechungen, Software – Einordnung

4-3

## Überblick: Einordnung dieser VL



dl

Betriebssysteme (VL 4 | WS16)

4 Unterbrechungen, Software – Einordnung

4-2

### Begriffe

- das Verständnis der Begriffe ist unterschiedlich ...
  - zwecks Klärung begeben wir uns auf die technische Ebene

Grob können drei Fälle unterschieden werden



dl

Betriebssysteme (VL 4 | WS16)

4 Unterbrechungen, Software – Einordnung

4-4

## Begriffe

- das Verständnis der Begriffe ist unterschiedlich ...
  - zwecks Klärung begeben wir uns auf die technische Ebene



dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Begriffe und Grundannahmen

4–5

## Begriffe: Intel IA-32

- das Verständnis der Begriffe ist unterschiedlich ...
  - zwecks Klärung begeben wir uns auf die technische Ebene



dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Begriffe und Grundannahmen

4–6

## Begriffe: Motorola/Freescale CPU32

- das Verständnis der Begriffe ist unterschiedlich ...
  - zwecks Klärung begeben wir uns auf die technische Ebene



dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Begriffe und Grundannahmen

4–7

## Begriffe: Infineon TC1

- das Verständnis der Begriffe ist unterschiedlich ...
  - zwecks Klärung begeben wir uns auf die technische Ebene



dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Begriffe und Grundannahmen

4–8

## Begriffe: Literatur (Stallings)

- das Verständnis der Begriffe ist unterschiedlich ...
  - zwecks Klärung begeben wir uns auf die technische Ebene



dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Begriffe und Grundannahmen 4–9

## Begriffe: Literatur (Silberschatz)

- das Verständnis der Begriffe ist unterschiedlich ...
  - zwecks Klärung begeben wir uns auf die technische Ebene



dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Begriffe und Grundannahmen 4–10

## Begriffe: Literatur (Tanenbaum)

- das Verständnis der Begriffe ist unterschiedlich ...
  - zwecks Klärung begeben wir uns auf die technische Ebene



dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Begriffe und Grundannahmen 4–11

## Begriffe: Unser Verständnis in BS

- „Trap“**
  - durch **Instruktion** ausgelöst
    - auch die „trap“ oder „int“ Instruktion für Systemaufrufe
    - nicht definiertes Ergebnis (z.B. Division durch 0)
    - Hardware-Problem (z.B. Busfehler)
    - Betriebssystem muss eingreifen (z.B. Seitenfehler)
    - ungültige Instruktion (z.B. bei Programmfehler)
  - Eigenschaften**
    - oft vorhersagbar, oft reproduzierbar
    - Wiederaufnahme **oder Abbruch** der auslösenden Aktivität
- „Unterbrechung“ (engl. *Interrupt*):**
  - durch **Hardware** ausgelöst
    - Hardware verlangt die Aufmerksamkeit der Software (Zeitgeber, Tastatursteuereinheit, Festplattensteuereinheit, ...)
  - Eigenschaften:**
    - nicht vorhersagbar, nicht reproduzierbar
    - in der Regel Wiederaufnahme der unterbrochenen Aktivität



dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Begriffe und Grundannahmen 4–12

## Begriffe: Unser Verständnis in BS

### „Trap“

- durch **Instruktion** ausgelöst
  - auch die „trap“ oder „int“ Instruktion für Systemaufrufe
  - nicht definiertes Ergebnis (z.B. Division durch 0)
  - Hardware-Problem (z.B. Busfehler)
  - Betriebssystem muss eingreifen (z.B. Seitenfehler)
  - ungültige Instruktion (z.B. bei Programmfehler)
- Eigenschaften
  - oft vorhersagbar, oft reproduzierbar
  - Wiederaufnahme **oder Abbruch** der auslösenden Aktivität



### „Unterbrechung“ (engl. *Interrupt*):

- durch **Hardware** ausgelöst
  - Hardware verlangt die Aufmerksamkeit der Software (Zeitgeber, Tastatursteuereinheit, Festplattensteuereinheit, ...)
- Eigenschaften:
  - nicht vorhersagbar, nicht reproduzierbar
  - in der Regel Wiederaufnahme der unterbrochenen Aktivität



## Grundannahmen: Behandlungsroutine

### 1. Die CPU startet die Behandlungsroutine automatisch.

- erfordert die Zuordnung einer Behandlungsroutine
- Ermittlung der Unterbrechungsursache nötig



#### Varianten:

- Register enthält Startadresse der Vektortabelle
- Tabelleneinträge enthalten Code
- Programmierbarer „Event Controller“ behandelt die Unterbrechung in Hardware
- Tabelle enthält Deskriptoren
- Behandlungsroutine hat eigenen Prozesskontext

## Grundannahmen

Wir betrachten die Behandlung von Unterbrechungen unter den folgenden Grundannahmen

- Die CPU startet die Behandlungsroutine automatisch.
- Die Unterbrechnungsbehandlung erfolgt im Systemmodus.
- Das unterbrochene Programm kann fortgesetzt werden.
- Die Maschineninstruktionen verhalten sich atomar.
- Die Unterbrechnungsbehandlung kann unterdrückt werden.



## Grundannahmen: Systemmodus

### 2. Die Unterbrechnungsbehandlung erfolgt im Systemmodus.

- Unterbrechungen sind der einzige Mechanismus, um nicht-kooperativen Anwendungen die CPU zu entziehen
- nur das BS darf uneingeschränkt auf Geräte zugreifen
- die CPU schaltet daher vor der Unterbrechnungsbehandlung in den privilegierten Systemmodus

#### Varianten:

- bei **16-Bit-CPUs** ist eine Aufteilung in Benutzer-/Systemmodus eher die Ausnahme
- bei **8-Bit-CPUs** (oder kleiner) gibt es diese Aufteilung nicht



## Grundannahmen: Kontextsicherung

### 3. Das unterbrochene Programm kann fortgesetzt werden.

- notwendiger Zustand wird automatisch gesichert
- ggf. auch geschachtelt, erfordert Stapel



## Grundannahmen: Atomares Verhalten

### 4. Die Maschineninstruktionen verhalten sich atomar.

- definierter CPU-Zustand zu Beginn der Behandlungsroutine
  - Wiederherstellbarkeit des Zustands
- 
- trivial bei CPUs mit klassischem von-Neumann-Zyklus
  - nicht-trivial bei modernen CPUs:
    - Fließbandverarbeitung: Befehle müssen annuliert werden
    - Superskalare CPUs: zusätzlich Befehlsreihenfolge merken

dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Einordnung 4-18

## Grundannahmen: Atomares Verhalten

### 4. Die Maschineninstruktionen verhalten sich atomar.

Befehlsverarbeitung bei superskalaren Prozessoren:  
(stark vereinfacht!)



Im Idealfall werden alle Stufen immer benutzt, d.h. mehrere Befehle werden parallel ausgeführt. Wann soll geprüft werden, ob eine Unterbrechungsanforderung anliegt?

dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Einordnung 4-19

## Grundannahmen: Atomares Verhalten

### 4. Die Maschineninstruktionen verhalten sich atomar.

Trotz der Schwierigkeiten liefern die meisten CPUs **„präzise Unterbrechungen“**:

- „All instructions preceding the instruction indicated by the saved program counter have been executed and have modified the process state correctly.“
- „All instructions following the instruction indicated by the saved program counter are unexecuted and have not modified the process state.“
- „If the interrupt is caused by an exception condition raised by an instruction in the program, the saved program counter points to the interrupted instruction. The interrupted instruction may or may not have been executed, depending on the definition of the architecture and the cause of the interrupt. Whichever is the case, the interrupted instruction has either completed, or has not started execution.“

J. E. Smith and A. R. Pleszkun,  
„Implementing Precise Interrupts in Pipelined Processors“,  
IEEE Transactions on Computers, Vol. 37, No. 5, 1988

dl Betriebssysteme (VL 4 | WS 16) 4 Unterbrechungen, Software – Einordnung 4-20

## Grundannahmen: Unterdrückung

### 5. Die Unterbrechungsbehandlung kann unterdrückt werden.

- Beispiele:
  - Motorola 680x0: entsprechend der Priorität
  - Intel x86: global mit `sti, cli`
  - *Interrupt Controller*: jede Quelle einzeln
- automatische Unterdrückung erfolgt auch durch die CPU vor Betreten der Behandlungsroutine



## Grundannahmen: Unterdrückung

### 5. Die Unterbrechungsbehandlung kann unterdrückt werden.

- automatische Unterdrückung erfolgt auch durch die CPU vor Betreten der Behandlungsroutine
  - Unterbrechungen nicht vorhersagbar, theoretisch beliebig häufig
  - Stapelüberlauf könnte nicht ausgeschlossen werden
- unterdrückt wird (durch die Hardware) die Behandlung...
  - pauschal aller Unterbrechungen (sehr restaktiv)
  - Unterbrechungen niedriger oder gleicher Priorität (weniger restaktiv)
    - bestimmte Geräte werden bevorzugt
- bessere Modelle mit Hilfe von Software (z.B. in Linux):
  - Unterbrechungen, die bereits behandelt werden, werden unterdrückt
    - hohe Reaktivität ohne Bevorzugung einzelner Geräte



## Zustandssicherung

- der Zustand eines Rechners ist enorm groß
  - alle Prozessorregister
    - Instruktionszeiger, Stapelzeiger, Vielzweckregister, Statusregister, ...
  - der komplette Hauptspeicherinhalt, Caches
  - der Inhalt von E/A-Registern bzw. *Ports*, Festplatteninhalte, ...
- jeglicher benutzer Zustand, dessen asynchrone Änderung das unterbrochene Programm nicht erwartet, ...
  - darf während der Unterbrechungsbehandlung nicht modifiziert werden
  - muss gesichert und später wiederhergestellt werden
- die CPU sichert (je nach Typ) automatisch ...
  - minimal wenige Bytes (nur Instruktionszeiger und Statusregister)
  - alle Register



## Zustandssicherungskonzepte

- **totale Sicherung**
  - die Behandlungsroutine sichert alle Register, die nicht automatisch gesichert wurden
  - Nachteil: eventuell wird zu viel gesichert
  - Vorteil: gesicherter Zustand leicht „zugreifbar“
- **partielle Sicherung**
  - die Behandlungsroutine sichert nur die Register, die im weiteren Verlauf geändert werden bzw. nicht gesichert und wieder hergestellt werden
  - machbar, wenn die eigentliche Behandlung in einer Hochsprache wie C oder C++ implementiert ist
  - Vorteile:
    - nur veränderter Zustand wird auch gesichert
    - evtl. weniger Instruktionen zum Sichern und Wiederherstellen nötig
  - Nachteil: gesicherter Zustand „verstreut“



## Übergang auf die Hochsprachenebene

- nicht-portabler Maschinencode sollte minimiert werden
- die eigentliche Unterbrechungsbehandlung erfolgt in einer Hochsprachenfunktion



## Übergang auf die Hochsprachenebene

- nicht-portabler Maschinencode sollte minimiert werden
- die eigentliche Unterbrechungsbehandlung erfolgt in einer Hochsprachenfunktion



## Flüchtige und nicht-flüchtige Register

- eine Aufteilung, die **der (C/C++) Übersetzer** vornimmt
  - **nicht-flüchtig**
    - der Übersetzer garantiert, dass der Wert dieser Register über Funktionsaufrufe hinweg erhalten bleibt
    - ggf. in der aufgerufenen Funktion gesichert und wiederhergestellt
  - **flüchtig** (engl. *scratch registers*)
    - wenn die aufrufende Funktion den Wert auch nach dem Aufruf noch benötigt, muss das Register selbst (beim Aufrufer) gesichert werden
    - normalerweise für Zwischenergebnisse verwendet
- üblicherweise gibt es jedoch einen Standard
  - an den sich alle Übersetzer halten
  - Beispiel x86:
    - eax, ecx, edx und eflags gelten als flüchtig



## Wiederherstellung

- die Kopplungsroutine muss alle gesicherten Registerinhalte am Ende wieder laden
- ... und dann nicht mehr verändern!
- mit einer speziellen Instruktion (z.B. rte oder iret) wird der vorherige Zustand wiederhergestellt
  - Lesen des automatisch gesicherten Zustands von *Supervisor-Stack*
  - Setzen des gesicherten Arbeitsmodus (Benutzer-/Systemmodus) und Sprung an die gesicherte Adresse

Das BS kann den Zustand auch vor dem rte/iret ändern. Dies wird gerne ausgenutzt, um BS-Code im Benutzermodus auszuführen.



## Zustandsänderungen ...

- sind Sinn und Zweck der Unterbrechungsbehandlung
  - Gerätetreiber müssen über den Abschluss einer E/A Operation informiert werden
  - der Scheduler muss erfahren, dass eine Zeitscheibe abgelaufen ist
- müssen mit Vorsicht durchgeführt werden
  - Unterbrechungen können zu jeder Zeit auftreten
  - kritisch sind Daten/Datenstrukturen, die der normale Kontrollfluss und die Unterbrechungsbehandlung sich teilen



## Beispiel 1: Systemzeit

- per Zeitgeberunterbrechung wird die globale Systemzeit inkrementiert
  - z.B. einmal pro Sekunde
- mit Hilfe einer Betriebssystemfunktion `time()` kann die Systemzeit abgefragt werden



## Agenda

- Einordnung
- Begriffe und Grundannahmen
  - Interrupt, Exception, Trap
  - Grundannahmen
- Einordnung
- Flüchtige und nichtflüchtige Register
- Zustandsänderung
  - Beispiele
  - Problemanalyse
- Zusammenfassung



## Beispiel 1: Systemzeit

- hier schlummert möglicherweise ein Fehler ...
  - das Lesen von `global_time` erfolgt nicht notwendigerweise atomar!

32-Bit-CPU:  
mov global\_time, %eax

16-Bit-CPU (Little endian):  
mov global\_time, %r0; lo  
mov global\_time+2, %r1; hi

- kritisch ist eine Unterbrechung zwischen den beiden Leseinstruktionen bei der 16-Bit-CPU

| Instruktion            | global_time | Resultat  |
|------------------------|-------------|-----------|
|                        | hi / lo     | r1 / r0   |
| ?                      | 002A FFFF   | ??        |
| mov global_time, %r0   | 002A FFFF   | ? FFFF    |
| /* Inkrementierung */  | 002B 0000   | ? FFFF    |
| mov global_time+2, %r1 | 002B 0000   | 002B FFFF |



## Beispiel 1: Systemzeit

- hier schlummert möglicherweise ein Fehler ...
  - das Lesen von global\_time erfolgt nicht notwendigerweise atomar!

**Problem:**

32 Bit (Little endian):  
 mov gllok  
 Alle 18,2 Stunden kann die Systemzeit  
 (kurz) um etwa die gleiche Zeit vorgehen.  
 Leider ist das Problem nicht verlässlich  
 reproduzierbar.

- kritisch ist eine Unterbrechung zwischen den beiden Leseinstruktionen bei der 16 Bit CPU



dl Betriebssysteme (VL 4 | WS 16)

4 Unterbrechungen, Software – Zustandsänderung

4-33

## Beispiel 2: Ringpuffer

- Unterbrechungen wurden eingeführt, damit das System **nicht aktiv** auf Eingaben warten muss
  - während Problemlösung

Wenn die Eingabe nicht schnell genug verarbeitet werden, kann der Puffer voll werden. Die Behandlungsroutine kann die Eingabe dann nicht im Puffer ablegen. In diesem Fall geht die Eingabe verloren.



dl Betriebssysteme (VL 4 | WS 16)

4 Unterbrechungen, Software – Zustandsänderung

4-35

## Beispiel 2: Ringpuffer

- Unterbrechungen wurden eingeführt, damit das System **nicht aktiv** auf Eingaben warten muss
  - während gerechnet wird, kann die Unterbrechungsbehandlung Eingaben in einem Puffer ablegen



dl Betriebssysteme (VL 4 | WS 16)

4 Unterbrechungen, Software – Zustandsänderung

4-34

## Beispiel 2: Ringpuffer

auch die Pufferimplementierung ist kritisch ...

```
// Pufferklasse in C++
class BoundedBuffer {
    char buf[SIZE]; int occupied; int nextin, nextout;
public:
    BoundedBuffer(): occupied(0), nextin(0), nextout(0) {}
    void produce(char data) { // Unterbrechungsbehandlung:
        int elements = occupied; // Elementzähler merken
        if (elements == SIZE) return; // Element verloren
        buf[nextin] = data; // Element schreiben
        nextin++; nextin %= SIZE; // Zeiger weitersetzen
        occupied = elements + 1; // Zähler erhöhen
    }
    char consume() { // normaler Kontrollfluss:
        int elements = occupied;
        if (elements == 0) return 0; // Puffer leer, kein Ergebnis
        char result = buf[nextout]; // Element lesen
        nextout++; nextout %= SIZE; // Lesezeiger weitersetzen
        occupied = elements - 1; // Zähler erniedrigen
        return result; // Ergebnis zurückliefern
    }
};
```

dl Betriebssysteme (VL 4 | WS 16)

4 Unterbrechungen, Software – Zustandsänderung

4-36

## Beispiel 2: Ringpuffer

auch die Pufferimplementierung ist kritisch ...



## Beispiel 2: Ringpuffer

auch die Pufferimplementierung ist kritisch ...



## Zustandsänderung: Analyse

- selbst einzelne Zuweisungen müssen nicht atomar sein
  - Abhängigkeit vom CPU-Typ, Übersetzer und Codeoptimierung
- Pufferspeicher ist endlich
  - Behandlungsroutine kann nicht warten
  - Daten können verloren gehen
- Pufferdatenstruktur kann kaputt gehen aufgrund von ...
  - inkonsistenten Zwischenzuständen bei Änderungen durch den normalen Kontrollfluss
  - Zustandsänderungen während des Lesens (inkonsistente Kopie!)
  - Änderungen mit Hilfe einer Kopie, die nicht mehr dem Original entspricht
- das Problem ist nicht symmetrisch
  - der normale Kontrollfluss „unterbricht“ nicht die Unterbrechungsbehandlung
  - kann ausgenutzt werden!

## „Harte“ Synchronisation

- Durch Unterdrückung von Unterbrechungen können race conditions vermieden werden:

```
char consume() {
    disable_interrupts();           // normaler Kontrollfluss:
    int elements = occupied;        // Unterbrechungen verbieten
    if (elements == 0) {            // Elementzähler merken
        enable_interrupts();        // Puffer leer, kein Ergebnis
        return 0;                   // Unterbrechungen zulassen
    }
    char result = buf[nextout];     // Element lesen
    nextout++; nextout %= SIZE;    // Lesezeiger weitersetzen
    occupied = elements - 1;       // Zähler erniedrigen
    enable_interrupts();           // Unterbrechungen zulassen
    return result;                // Ergebnis zurückliefern
}
```

- Probleme:
  - Gefahr des Verlusts von Unterbrechungsanforderungen
  - hohe und schwer vorherzusagende „Unterbrechungslatenzen“

## Weitere Techniken in der nächsten VL

- „schlaue“ (optimistische) Verfahren
  - Datenstruktur geschickt wählen
    - möglichst wenige geteilte Elemente
    - mit weichen Konsistenzbedingungen arbeiten
  - optimistisch herangehen
    - i.d.R. tritt keine Unterbrechung im kritischen Abschnitt auf
    - falls doch, wird der Schaden festgestellt und repariert
    - ggf. wird die Operation auch wiederholt
- Pro-/Epilogmodell
  - Aufteilung der Unterbrechungsbehandlung in zwei Phasen
    - der kritische Teil wird durch einen Softwaremechanismus verzögert
    - schnelle Reaktion weiterhin möglich



## Agenda

- Einordnung
- Begriffe und Grundannahmen
  - Interrupt, Exception, Trap
  - Grundannahmen
- Einordnung
- Flüchtige und nichtflüchtige Register
- Zustandsänderung
- Beispiele
- Problemanalyse
- Zusammenfassung



## Zusammenfassung

- die korrekte Behandlung von Unterbrechungen gehört zu den schwierigsten Aufgaben im Betriebssystembau
  - Quelle der Asynchronität
    - gleichzeitig Segen und Fluch
  - Zustandssicherung auf Registerebene
    - Assemblerprogrammierung!
    - Abhängigkeit vom Übersetzer (z.B. flüchtige/nicht-flüchtige Register)
  - unterschiedliche Modelle (Prioritäten, u.s.w.)
- Zustandsänderungen in der Unterbrechungsbehandlung müssen wohl überlegt sein
  - kritische Abschnitte schützen
  - Fehler schwer zu finden (nicht verlässlich reproduzierbar!)

